Contactem-me quando voltar a existir em stock
Quantidade | |
---|---|
3000+ | 0,0353 € |
9000+ | 0,0346 € |
Informação do produto
Descrição geral do produto
The 74HC138D is a high speed Si-gate CMOS device and is pin compatible with low power Schottky TTL (LSTTL). The 74HC138D decoder accepts three binary weighted address inputs (A0, A1 and A3) and when enabled, provides 8 mutually exclusive active LOW outputs (Y0 to Y7). This device features three enable inputs: two active LOW (E1 and E2) and one active HIGH (E3). Every output is HIGH unless E1 and E2 are LOW and E3 is HIGH. This multiple enable function allows easy parallel expansion to a 1-of-32 (5 lines to 32 lines) decoder with just four 74HC138D ICs and one inverter. This device can be used as an eight output demultiplexer by using one of the active LOW enable inputs as the data input and the remaining enable inputs as strobes. Permanently tie unused enable inputs to their appropriate active HIGH- or LOW-state.
- Demultiplexing capability
- Multiple input enable for easy expansion
- Complies with JEDEC standard no. 7A
- Ideal for memory chip select decoding
- Active LOW mutually exclusive outputs
- HBM EIA/JESD22-A114-F exceeds 2000V
- MM EIA/JESD22-A115-A exceeds 200V
Aplicações
Clock & Timing, Consumer Electronics, Aerospace, Defence, Military, Embedded Design & Development, Robotics
Especificações Técnicas
NAND Gate
2Inputs
SOT-353
74HC1G00
2V
Without Schmitt Trigger Input
-40°C
MSL 1 - Unlimited
Single
5Pins
SOT-353
74HC
6V
2.6mA
125°C
No SVHC (21-Jan-2025)
Documentação técnica (3)
Alternativas para 74HC1G00GW,125
1 produto encontrado
Legislação e Ambiente
País onde se realizou a maior parte do processo de produçãoPaís de origem:Malaysia
País onde se realizou a maior parte do processo de produção
RoHS
RoHS
Certificado de conformidade de produto