Imprimir página
A imagem é meramente ilustrativa. Consulte a descrição do produto.
FabricanteMICRON
Nº da peça do fabricanteMT46H16M32LFB5-5 IT:C
Código de encomenda3530757
Ficha técnica
4.699 Em Stock
Precisa de mais?
Entrega EXPRESSO em 1 a 2 dias úteis
Encomende antes das 17h
Entrega padrão GRATUITA disponível
para encomendas superiores a 0,00 €
Os prazos de entrega exatos serão calculados ao finalizar a compra
Quantidade | |
---|---|
1+ | 4,470 € |
10+ | 3,770 € |
25+ | 3,680 € |
50+ | 3,580 € |
100+ | 3,470 € |
250+ | 3,400 € |
500+ | 3,330 € |
Unidades por pacoteEach
Mínimo: 1
Vários: 1
4,47 € (sem IVA)
Adicionar n.º da peça /Nota da linha
Adicionado à Confirmação da Encomenda, à Fatura e à Nota de Envio apenas para esta encomenda.
Este número será adicionado à Confirmação da Encomenda, à Fatura, à Nota de Envio, ao E-mail de confirmação da Web e à Etiqueta do Produto.
Informação do produto
FabricanteMICRON
Nº da peça do fabricanteMT46H16M32LFB5-5 IT:C
Código de encomenda3530757
Ficha técnica
DRAM TypeMobile LPDDR
Memory Density512Mbit
Memory Configuration16M x 32bit
Clock Frequency Max200MHz
IC Case / PackageVFBGA
No. of Pins90Pins
Supply Voltage Nom1.8V
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max85°C
Product Range-
Descrição geral do produto
MT46H16M32LFB5-5 IT:C is a mobile LPDDR SDRAM. The 512Mb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 536,870,912 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 134,217,728-bit banks are organized as 8192 rows by 1024 columns by 16 bits. Each of the x32’s 134,217,728-bit banks are organized as 8192 rows by 512 columns by 32 bits.
- 1.8/1.8V operating voltage, differential clock inputs (CK and CK#)
- Bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Commands entered on each positive CK edge, clock stop capability
- DQS edge-aligned with data for READs; centre aligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Programmable burst lengths (BL): 2, 4, 8, or 16, concurrent auto precharge option is supported
- Auto refresh and self refresh modes, 1.8V LVCMOS-compatible inputs
- 200MHz clock rate, 5.0ns access time, 16 Meg x 32 configuration, JEDEC-standard addressing
- 90-ball (8mm x 13mm) VFBGA package, -40°C to +85°C industrial operating temperature range
Especificações Técnicas
DRAM Type
Mobile LPDDR
Memory Configuration
16M x 32bit
IC Case / Package
VFBGA
Supply Voltage Nom
1.8V
Operating Temperature Min
-40°C
Product Range
-
Memory Density
512Mbit
Clock Frequency Max
200MHz
No. of Pins
90Pins
IC Mounting
Surface Mount
Operating Temperature Max
85°C
SVHC
No SVHC (17-Dec-2015)
Documentação técnica (1)
Legislação e Ambiente
País de origem:
País onde se realizou a maior parte do processo de produçãoPaís de origem:Singapore
País onde se realizou a maior parte do processo de produção
País onde se realizou a maior parte do processo de produçãoPaís de origem:Singapore
País onde se realizou a maior parte do processo de produção
Tarifa N.º:85423231
US ECCN:EAR99
EU ECCN:NLR
Conformidade RoHS:Sim
RoHS
Em conformidade com RoHS Flalatos:Sim
RoHS
SVHC (substâncias que suscitam elevada preocupação):No SVHC (17-Dec-2015)
Transferir certificado de conformidade de produto
Certificado de conformidade de produto
Peso (kg):.001515