Imprimir página
A imagem é meramente ilustrativa. Consulte a descrição do produto.
FabricanteMICRON
Nº da peça do fabricanteMT48LC2M32B2B5-6A IT:J
Código de encomenda4050867
Ficha técnica
557 Em Stock
Precisa de mais?
Entrega EXPRESSO em 1 a 2 dias úteis
Encomende antes das 17h
Entrega padrão GRATUITA disponível
para encomendas superiores a 0,00 €
Os prazos de entrega exatos serão calculados ao finalizar a compra
Quantidade | |
---|---|
1+ | 6,650 € |
10+ | 6,190 € |
25+ | 6,000 € |
50+ | 5,390 € |
100+ | 5,260 € |
250+ | 5,090 € |
Unidades por pacoteEach
Mínimo: 1
Vários: 1
6,65 € (sem IVA)
Adicionar n.º da peça /Nota da linha
Adicionado à Confirmação da Encomenda, à Fatura e à Nota de Envio apenas para esta encomenda.
Este número será adicionado à Confirmação da Encomenda, à Fatura, à Nota de Envio, ao E-mail de confirmação da Web e à Etiqueta do Produto.
Informação do produto
FabricanteMICRON
Nº da peça do fabricanteMT48LC2M32B2B5-6A IT:J
Código de encomenda4050867
Ficha técnica
DRAM TypeSDR
Memory Density64Mbit
Memory Configuration2M x 32bit
Clock Frequency Max167MHz
IC Case / PackageVFBGA
No. of Pins90Pins
Supply Voltage Nom3.3V
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max85°C
Product Range-
Descrição geral do produto
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Especificações Técnicas
DRAM Type
SDR
Memory Configuration
2M x 32bit
IC Case / Package
VFBGA
Supply Voltage Nom
3.3V
Operating Temperature Min
-40°C
Product Range
-
SVHC
No SVHC (17-Dec-2015)
Memory Density
64Mbit
Clock Frequency Max
167MHz
No. of Pins
90Pins
IC Mounting
Surface Mount
Operating Temperature Max
85°C
MSL
MSL 3 - 168 hours
Documentação técnica (1)
Legislação e Ambiente
País de origem:
País onde se realizou a maior parte do processo de produçãoPaís de origem:Taiwan
País onde se realizou a maior parte do processo de produção
País onde se realizou a maior parte do processo de produçãoPaís de origem:Taiwan
País onde se realizou a maior parte do processo de produção
Tarifa N.º:85423239
US ECCN:EAR99
EU ECCN:NLR
Conformidade RoHS:Sim
RoHS
Em conformidade com RoHS Flalatos:Sim
RoHS
SVHC (substâncias que suscitam elevada preocupação):No SVHC (17-Dec-2015)
Transferir certificado de conformidade de produto
Certificado de conformidade de produto
Peso (kg):.000001