Imprimir página
A imagem é meramente ilustrativa. Consulte a descrição do produto.
FabricanteNXP
Nº da peça do fabricanteLS1012ASN7HKA
Código de encomenda2890261
Gama de produtosQorIQ Family QorIQ Layerscape Series Microprocessors
Ficha técnica
Disponível para Encomenda
Tempo de Entrega Habitual do Fabricante 53 semana(s)
Contactem-me quando voltar a existir em stock
Quantidade | |
---|---|
1+ | 24,230 € |
5+ | 22,330 € |
10+ | 20,420 € |
25+ | 19,630 € |
50+ | 19,620 € |
Unidades por pacoteEach
Mínimo: 1
Vários: 1
24,23 € (sem IVA)
Adicionar n.º da peça /Nota da linha
Adicionado à Confirmação da Encomenda, à Fatura e à Nota de Envio apenas para esta encomenda.
Este número será adicionado à Confirmação da Encomenda, à Fatura, à Nota de Envio, ao E-mail de confirmação da Web e à Etiqueta do Produto.
Informação do produto
FabricanteNXP
Nº da peça do fabricanteLS1012ASN7HKA
Código de encomenda2890261
Gama de produtosQorIQ Family QorIQ Layerscape Series Microprocessors
Ficha técnica
Product RangeQorIQ Family QorIQ Layerscape Series Microprocessors
No. of CPU Cores1Cores
Program Memory Size-
IC Case / PackageLGA
No. of Pins211Pins
Supply Voltage Min-
Supply Voltage Max-
Operating Frequency Max800MHz
Interfaces-
No. of I/O's81I/O's
Data Bus Width64 bit
IC MountingSurface Mount
Operating Temperature Min0°C
Operating Temperature Max105°C
Qualification-
MPU SeriesQorIQ Layerscape
MPU FamilyQorIQ
Descrição geral do produto
The LS1012A processor features an advanced 64-bit Arm® Cortex®-A53 processor core with ECC-protected L1 and L2 cache memories along with datapath acceleration and network, peripheral interfaces required for networking, wireless infrastructure, and general-purpose embedded applications.
- LS1012A contains one 64-bit Arm® Cortex®-A53 core processor
- One 16-bit DDR3L SDRAM memory controller
- Packet Forwarding Engine (PFE)
- Cryptography acceleration (SEC)
- Three SerDes lanes
- Ethernet Interfaces supported by PFE
- High-speed peripheral interfaces
- Additional peripheral interfaces
- QorIQ Platform’s Trust Architecture
- Debug supporting run control, data acquisition, highspeed trace, and performance/event monitoring
- Pre-boot loader (PBL) provides pre-boot initialization and RCW loading capabilities
- Single-source clocking solution enabling generation of core, platform, DDR, SerDes, and USB clocks from a single crystal oscillator
Especificações Técnicas
Product Range
QorIQ Family QorIQ Layerscape Series Microprocessors
Program Memory Size
-
No. of Pins
211Pins
Supply Voltage Max
-
Interfaces
-
Data Bus Width
64 bit
Operating Temperature Min
0°C
Qualification
-
MPU Family
QorIQ
SVHC
No SVHC (27-Jun-2024)
No. of CPU Cores
1Cores
IC Case / Package
LGA
Supply Voltage Min
-
Operating Frequency Max
800MHz
No. of I/O's
81I/O's
IC Mounting
Surface Mount
Operating Temperature Max
105°C
MPU Series
QorIQ Layerscape
MSL
MSL 3 - 168 hours
Documentação técnica (2)
Legislação e Ambiente
País de origem:
País onde se realizou a maior parte do processo de produçãoPaís de origem:Taiwan
País onde se realizou a maior parte do processo de produção
País onde se realizou a maior parte do processo de produçãoPaís de origem:Taiwan
País onde se realizou a maior parte do processo de produção
Tarifa N.º:85423190
US ECCN:3A991.a.1
EU ECCN:NLR
Conformidade RoHS:Sim
RoHS
Em conformidade com RoHS Flalatos:Sim
RoHS
SVHC (substâncias que suscitam elevada preocupação):No SVHC (27-Jun-2024)
Transferir certificado de conformidade de produto
Certificado de conformidade de produto
Peso (kg):.0003
Rastreabilidade de produtos